VHDLib: Issueshttps://hephaistos.lpp.polytechnique.fr/redmine/https://hephaistos.lpp.polytechnique.fr/redmine/redmine/favicon.ico?15080976012015-05-11T11:34:54ZRedmine
Redmine Feature #412 (Closed): Fenêtragehttps://hephaistos.lpp.polytechnique.fr/redmine/issues/4122015-05-11T11:34:54Zpaul leroy
<p>Un fenêtrage est nécessaire avant les calculs de FFT.</p>
<p>Il faut trouver un compromis acceptable nombre de coefficients / précisions côté VHDL avant de demander à Thomas de calculer les coefficients dont il a besoin.</p>
Feature #242 (Closed): créer des fichiers de contrainte d'horloge pour MINI-LFR et EMhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/2422014-09-22T08:55:48Zpaul leroy
<p>Créer des fichiers de contraintes d'horloge pour éviter la saisie manuelle des contraintes dans l'interface de Designer<br>
clk_50<br>
clk_49<br>
clk_50_s<br>
clk24<br>
clk_25</p>
<ul>
<li>contrainte pour le SpaceWire</li>
</ul>
Bug #96 (Rejected): DMA latency to access External memoryhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/962014-03-18T09:18:41ZJean-Christophe Pellion
<p>1- Verify than there is too waitstate access during a Memory Burst Access<br>
2- Try others configurations to limit this latency ...</p>
Bug #93 (Closed): versionner les fichiers vhdlib.txt, vhdsim.txthttps://hephaistos.lpp.polytechnique.fr/redmine/issues/932014-03-17T09:48:21Zpaul leroy
<p>Modifier le filtre hg pour que les fichiers soit versionnés.</p>
<p>Origine: bug suite à tentative de compilation du design 0.0.16 après mise à jour de la VHD_Lib.</p>
Task #46 (Closed): WFP Validationhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/462014-01-28T12:41:58ZJean-Christophe Pellion
<p>Pour les besoins de validation du WFP, il serais interessant de mettre un generateur de rampe sur les GPIOs, et de brancher cette rampe sur les signaux de données en interne du WFP en bypassant le FILTRE et les ADCs.</p>
<p>Pour bien faire, il faudrais retarder la rampe pour chaque voie.</p>
<p>De cette manière, on pourrait lancer un test de plusieurs heures et checker la validité des données.</p>
Task #45 (Closed): WFP - fault detectionhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/452014-01-28T12:28:13ZJean-Christophe Pellion
<p>Context :<br>
Normally, all data of a snapshot must be write into memory buffer before the next snapshot. By consequence when a new snapshot occurs, WF fifo should be empty.</p>
<p>Problem :<br>
During the exploitation, an errors can occurs and desynchronise the snaphot controller and the fifo.</p>
<p>Solution ?</p>
<ul>
<li><p>Synchronised fifo "reset" with the waveform controler.</p>
<blockquote>
<p>The problem is solved only if it's FIFO that is desynchronized.</p>
</blockquote></li>
<li><p>Checked consistency of TIME field in the memory buffer.</p>
<blockquote>
<p>If one element of the WaveFormPicker is desynchronized, the software can detect the problem. If it's a "data shift" into the memory, the Time Field should be corrupt.<br>
And if it's a "time shift", the date in the Time Field should not be coherent.</p>
</blockquote></li>
</ul>
Task #44 (Rejected): WaveFormPicker Caracterisationhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/442014-01-28T12:06:12ZJean-Christophe Pellion
<p>Pour la caractérisation du WFP et pour des besoins de résistance au faute, il faut embarquer un certain de nombre de "sonde" accessible par registre.<br>
Ci-joint des photos du tableau avec quelque exemple</p>
Task #10 (Closed): LFR EM Bitsream - 0.0.6 - Validationhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/102013-11-21T06:27:07Zpaul leroy
<p>Description à compléter</p>
Bug #6 (Closed): écriture des données snapshot f0 f1 f2 erronéehttps://hephaistos.lpp.polytechnique.fr/redmine/issues/62013-11-14T10:55:41Zpaul leroy
<p>Il apparaît des sauts dans l'écriture des données snapshot, cf screenshot joint.</p>
Bug #5 (Closed): IRQ from WaveFormPickerhttps://hephaistos.lpp.polytechnique.fr/redmine/issues/52013-11-14T10:16:30ZJean-Christophe Pellion
<p>When the new status register is updated (a bit set to '1'), a continuous interrupt is generated.<br>
=> Only one pulse should be generate</p>