Helioswarm-SCM: Issueshttps://hephaistos.lpp.polytechnique.fr/redmine/https://hephaistos.lpp.polytechnique.fr/redmine/redmine/favicon.ico?15080976012021-10-15T14:47:23ZRedmine
Redmine Compte Rendu Réunion #3885 (In Progress): EGSE Meeting #2https://hephaistos.lpp.polytechnique.fr/redmine/issues/38852021-10-15T14:47:23ZMalik Mansour
<a name="Objet-Présentation-par-GuillaumeJ-de-la-première-version-de-la-définition-hardware-du-EGSE-HS-et-passage-en-revue-des-différents-slides-pour-discussion"></a>
<h2 ><strong>Objet</strong> : Présentation par Guillaume.J de la première version de la définition hardware du EGSE HS et passage en revue des différents slides pour discussion.<a href="#Objet-Présentation-par-GuillaumeJ-de-la-première-version-de-la-définition-hardware-du-EGSE-HS-et-passage-en-revue-des-différents-slides-pour-discussion" class="wiki-anchor">¶</a></h2>
<a name="Mother-board"></a>
<h3 ><strong>Mother board</strong><a href="#Mother-board" class="wiki-anchor">¶</a></h3>
<p>Vérification de l'alim de la disco2 et de la possibilité de la rendre flottante. La question se pose sur le choix des 2 versions de disco2 3250 ou 3450 (différence entrée scope 4 ch ou 6 ch)<br>
<strong>AI_LPP 1</strong> : Vérifier la mise en flottant de la disco 2 <br>
Architecture à tester avec un ampli 1352 (ou autre) au LPP pour validation avec ASIC JUICEMagiC3</p>
<p><strong>AI_LPC2E 2</strong> : Fonctionnalités à rajouter:</p>
<ul>
<li>Permettre la mesure de Out + et Out - pour chaque ch (au total 6 ch indépendants)</li>
<li>Permettre la mesure des ch diff X Y et Z (3 ch indépendants)</li>
<li>Circuit atténuateur avec atténuation variable (1, 20dB ,40dB, 60dB).</li>
</ul>
<p><strong>AI_LPP 3</strong> : Envoyer schématique bloc ASIC JUICEMAgic3 (LPP)</p>
<a name="GSE-Coil-screening"></a>
<h3 ><strong>GSE Coil screening</strong><a href="#GSE-Coil-screening" class="wiki-anchor">¶</a></h3>
<p>On part plutôt sur option 1 avec soft Python de pilotage à développer<br>
<strong>AI_LPP 4</strong> : Auto-balancing circuit pour mesure d’impédance à fournir par LPP</p>
<a name="GSE-Screening-ASIC"></a>
<h3 ><strong>GSE Screening ASIC</strong><a href="#GSE-Screening-ASIC" class="wiki-anchor">¶</a></h3>
<p><strong>AI_LPP 5</strong> : Valider la mise en CC des ch de l'ASIC pour mesure de bruit<br>
<strong>AI_LPP 6</strong> : Fournir la valeur de la charge max d'entrée de l'ASIC<br>
<strong>AI_LPC2E 7</strong> : Rajouter une régulation d'alim type RHFL4913 ou LM 117</p>
<a name="GSE-Helath-check"></a>
<h3 ><strong>GSE Helath check</strong><a href="#GSE-Helath-check" class="wiki-anchor">¶</a></h3>
<p><strong>AI_LPP 8</strong> : LPP de fournir le circuit et soft de lecture thermistance GSE CryoASIC </p>
<a name="GSE-Field-calibration"></a>
<h3 ><strong>GSE Field calibration</strong><a href="#GSE-Field-calibration" class="wiki-anchor">¶</a></h3>
<p><strong>AI_LPC2E 8</strong> : Implémenter un circuit d'injection pour toutes les bobines susceptible d’être utilisées (Chambon, LPC2E LPP)</p>
<a name="GSE-Premamp"></a>
<h3 ><strong>GSE Premamp</strong><a href="#GSE-Premamp" class="wiki-anchor">¶</a></h3>
<p><strong>AI_LPC2E 9</strong> : Rajouter carte atténuateur au setup.<br>
<strong>AI_LPC2E 10</strong> : Rajouter le circuit de lecture de la thermistance du PCB.<br>
<strong>AI_LPC2E 11</strong> : Intégrer le circuit de "bouchon de cal".<br>
<strong>AI_LPP 12</strong> : Schématique "bouchon de cal" à fournir<br>
<strong>AI_LPP 13</strong> : Schématique à fournir "sensor simulator circuit". </p>
<a name="GSE-flight-harness"></a>
<h3 ><strong>GSE flight harness</strong><a href="#GSE-flight-harness" class="wiki-anchor">¶</a></h3>
<p><strong>AI_LPC2E 14</strong> Intégrer inductance</p>
Compte Rendu Réunion #3836 (New): Réunion Technique LPP/LPC2E Discussion GSE 2/2https://hephaistos.lpp.polytechnique.fr/redmine/issues/38362021-04-20T12:53:13ZMalik Mansour
<ul>
<li><p>Présentation par le LPP et LPC2E d'un état des lieux des GSE dans les labos respectifs. LPC2E manifeste son intérêt (sur le principe) pour un dev GSE commun avec dev de PCB et de soft (en Python). Une proposition est discutée d'avoir un GSE sous la forme d'une "box" principale avec différentes cartes filles. Le LPC2E partage cette approche de dev. Pas de difficultés techniques particulières mais le choix du type (commercial ou home-made) des cartes (acquisition /génération) équipant la "box" devra être arrêté en priorité. </p></li>
<li><p>Le LPC2E pourrait mettre les ressources nécessaires au développement complet des GSE : </p>
<ul>
<li>0,5 ETP pour PCB (G.J) + 0,5 ETP support complémentaire (TBD)</li>
<li>0,5 ETP sur dev Python (Pourrait etre complété par un recrutement futur d'un profil équivalent)</li>
<li>0,5 ETP (TBC) pour le dev VHDL</li>
<li>ETP TBC pour le test et la validation des GSE (F.C?)</li>
</ul></li>
</ul>
<p>L'implication du LPP prendrait la forme d'un transfert des dev existants et d'une participation à la définition des GSEs (réunions...) et aux tests de validation. Un support ponctuel lié à la conception de la box est TBC sous reserve de la disponibilité du LPP.</p>
<ul>
<li>2 work packages seraient confiés au LPC2E:
<ul>
<li>WP "GSE" : Livraison H/S de l'ensemble des GSEs en 2 exemplaires (au moins). LPC2E responsable.</li>
<li>WP "Tests environnementaux et Calibration" : (TBC) Le LPC2E serait co-responsable de tout ou partie de ces tests.</li>
</ul></li>
</ul>