Task #613
closedValidation SWF 22s
0%
Description
Ce test enchaine
- 1800s de Normal mode
- 900s de SBM1
- 900s de SBM2
- 600s de NORMAL
- 600s de BURST
- 600s de NORMAL
- Fin en STANDBY
Il va permettre de vérifier la non discontinuite des produits NORMAL MODE indépendamment des transitions en SBM1, SBM2, NORMAL.
Lors du passage en burst, plus de produits
Lors du passage en NORMAL, verifier que tous les produits NORMAL reviennent correctement.
Les fichiers (2016_02_09_08_09_33_*) sont stockés sur pc-instru /Weeklyerased/Thomas/run-2016-02-09-3.0.0.19-1.1.89.
Les fichiers (2016_02_09_08_09_33_*) sont également sur pc-faust9 dans le répertoire /home/validation/data/R3/3.0.0.19/TEST-UNITAIRES/all-modes
Contexte du test
---------------------
FSW 3.0.0.19
VHDL 1.1.89
EM sans Timegen
SocExplorerEngine.getSocExplorer: Version = 0.6.2, Branch = default, Changeset = 819d0376d481
StarDundee
Files
Updated by thomas chust almost 9 years ago
- File tests_time_swf_VHDL-1.1.89_FSW-3.0.0.19_2016_02_09_test tests_time_swf_VHDL-1.1.89_FSW-3.0.0.19_2016_02_09_test added
- File plot_delta_SWF_F2_test.png plot_delta_SWF_F2_test.png added
- File plot_delta_SWF_F1_test.png plot_delta_SWF_F1_test.png added
- File plot_delta_SWF_F0_test.png plot_delta_SWF_F0_test.png added
- File tests_time_asm_VHDL-1.1.89_FSW-3.0.0.19_2016_02_09_test tests_time_asm_VHDL-1.1.89_FSW-3.0.0.19_2016_02_09_test added
- File tests_time_cwf_VHDL-1.1.89_FSW-3.0.0.19_2016_02_09_test tests_time_cwf_VHDL-1.1.89_FSW-3.0.0.19_2016_02_09_test added
- Assignee changed from thomas chust to Veronique bouzid
Résultats en première analyse concluants.
- un trou de 642 s sur les SWF est observé durant le BURST mode (ce qui est normal). Belles resynchronisations :)
- les centrages sont OK
- régularité (et absence selon le mode) des paquets CWF OK
Voir les fichiers joints.
Updated by Veronique bouzid almost 9 years ago
- Status changed from New to Closed